造價(jià)通
更新時(shí)間:2025.05.17
4·2GHz CMOS射頻前端電路設(shè)計(jì)

格式:pdf

大?。?span class="single-tag-height">866KB

頁(yè)數(shù): 5頁(yè)

設(shè)計(jì)并實(shí)現(xiàn)了一個(gè)工作在4.2 GHz的全集成CMOS射頻前端電路,包括可實(shí)現(xiàn)單端輸入到差分輸出變換的低噪聲放大器和電流注入型Gilbert有源雙平衡混頻器。電路采用SMIC0.18μm RF工藝。測(cè)試結(jié)果表明,在1.8 V電源電壓下,電路的功率增益可達(dá)到26 dB,1 dB壓縮點(diǎn)為-27 dBm,電路總功耗(含Buffer)為21 mA。

分布控制系統(tǒng)前端設(shè)備的中斷式軟件陷阱設(shè)計(jì)

格式:pdf

大?。?span class="single-tag-height">287KB

頁(yè)數(shù):

介紹一種中斷式軟件陷阱的設(shè)計(jì)方法, 給出了程序流程圖

精華知識(shí)

前端射頻設(shè)備

最新知識(shí)

前端射頻設(shè)備
點(diǎn)擊加載更多>>

相關(guān)問(wèn)答

前端射頻設(shè)備
點(diǎn)擊加載更多>>
專(zhuān)題概述
前端射頻設(shè)備相關(guān)專(zhuān)題

分類(lèi)檢索: