造價通
更新時間:2025.05.10
尺寸及版圖設計對集成電路差分放大器性能的影響

格式:pdf

大?。?span class="single-tag-height">531KB

頁數: 5頁

CMOS差分放大器是現代集成電路設計中一個非常重要的電路結構.由于CMOS差分放大器對其版圖設計以及晶體管尺寸非常敏感,CMOS差分放大器設計是模擬電路設計的一個難題.本文利用PowerchipSemiconductorCorp的L110-N工藝實現了不同結構以及不同尺寸的CMOS差分放大器的電路圖和版圖設計,并利用HSPICE對這些設計進行了后仿真,得到了不同尺寸和版圖結構下性能對比結果,對相關領域集成電路設計有很好的指導意義.

尺寸及版圖設計對集成電路差分放大器性能的影響

格式:pdf

大?。?span class="single-tag-height">828KB

頁數: 5頁

CMOS差分放大器是現代集成電路設計中一個非常重要的電路結構.由于CMOS差分放大器對其版圖設計以及晶體管尺寸非常敏感,CMOS差分放大器設計是模擬電路設計的一個難題.本文利用Powerchip Semiconductor Corp的L110_N工藝實現了不同結構以及不同尺寸的CMOS差分放大器的電路圖和版圖設計,并利用HSPICE對這些設計進行了后仿真,得到了不同尺寸和版圖結構下性能對比結果,對相關領域集成電路設計有很好的指導意義.

熱門知識

集成電路版圖設計

精華知識

集成電路版圖設計

最新知識

集成電路版圖設計
點擊加載更多>>

相關問答

集成電路版圖設計
點擊加載更多>>
專題概述
集成電路版圖設計相關專題

分類檢索: